單長虹
職稱:教授 研究方向:電路與系統、數字系統集成 聯系電話:0734-8281916 E-mail:shanch801@126.com |

|
個人簡介
單長虹,男,教授,碩士研究生導師,中國計算機用戶協會仿真應用分會理事,湖南省理論電工專委會副主任,現主要從事電路與系統和數字系統集成方面的研究。主持湖南省自然科學基金項目2項、主持湖南省科技計劃項目2項、主持和主研教育廳項目多項;在國内外期刊上發表論文30多篇,EI收錄多篇;主持和參與高等教育研究多項,并獲湖南省教學成果三等獎2項,校教學成果一等獎2項。
主要科研課題
(1)主持湖南省自然科學基金項目:面向SOC 的高性能通用全數字鎖相環的研究
(2)主持湖南省自然科學基金項目:數字集成電路低功耗設計方法的研究
(3)主持湖南省科技廳項目:太陽能真空集熱管鍍膜機控制系統的專用集成電路研制
(4)主持湖南省科技廳項目:帶寬自适應全數字鎖相環的研究
(5)主持湖南省教育廳科研項目:嵌入式通用全數字鎖相環路的研究
(6)參與國家自然科學基金項目:高階非線性差分方程的周期性與分支(排名第三)
主要論文
[1] Changhong Shan, Zhongze Chen, Yuan Liu. Design of an all-digital phase-locked loop which can adaptively track frequency variation in a wide range.International Journal of Digital Content Technology and its Applications, Volume 7, Number12,2013.
[2]單長虹,王彥,陳文光,陳忠澤.基于FPGA的高階全數字鎖相環的設計與實現[J] .電路與系統學報,2005,10(3):76-79
[3]單長虹,鄧國揚.一種新型快速全數字鎖相環的研究[J]. 系統仿真學報,2003,15(4):581-583
[4]Zhongze Chen, Changhong Shan, Huiling Zhu, Adaptive Fuzzy Sliding Mode Control Algorithm for a Non-affine Nonlinear System , IEEE Transactions on Industrial Informatics, Volume 3, No. 4, November 2007.
[5] Changhong Shan, Zhongze Chen,Yuan Liu. Design and Application of a digital frequency discriminator constructured by two counters. 2012 IET International Conference on Information Science and Control Engineering. pp.301-304,2012(EI收錄)
[6] Changhong Shan, Zhongze Chen.Design and implementation of bandwidth adaptable third-order all digital phase-locked Loops. the 6th International Conference on Wireless Communications, Network and Mobile Computing. pp.,723 -726, 2011(EI收錄)
[7] Changhong Shan, Zhongze Chen, Yong Li. All DPLLs Based on Fuzzy PI Control Algorithm. 2011 (EI收錄)
[8] Changhong Shan, Zhongze Chen, jin_xiong Jiang. An All Digital Phase-Locked Loop System with High Performance on Wideband Frequency Tracking. 2009 Ninth International Conference on Hybrid Intelligent Systems. pp.1035-1038,2009(EI收錄).
[9] Changhong Shan, Zhongze Chen, Wenuang Chen. A PI Control Algorithm Based Design and Its PLD Based Implementation for All Digital Phase Locked Loop System.The 7th International Conference on Electronic Measurement & Instruments. pp.564-568,2005 (EI收錄)
[10]Chang_hong Shan, Zhongze Chen,Yan Wang.An All Digital Phase-Locked Loop Based on Double Edge Triggered Flip-flop. The 8th International Conference on Solid-State and Integrated-Circuit echnology . pp.298-301,2006(EI收錄)
[11]單長虹,陳忠澤,單健.基于雙邊沿觸發計數器的低功耗全數字鎖相環的設計[J]. 電路與系統學報,2005,10(2):142-145
[12]單長虹,孟憲元.嵌入式自動變模控制的快速全數字鎖相環[J]. 計算機仿真,2004,21(2):82-84
[13]單長虹.低功耗雙邊沿觸發計數器的設計[J]. 計算機工程與應用,2004,10(13):126-128
[14]單長虹,孟憲元.嵌入式數字鎖相環的設計與實現[J]. 計算機仿真,2003,20(6):93-95
[15]單長虹,鄧國揚,孟憲元.基于FPGA的線性可變碼位控制全數字鎖相環的設計與仿真[J]. 計算機仿真,2003,20(2):111-113
[16]單長虹,劉小平,孟憲元.基于VHDL語言的快速查表電路的設計[J]. 半導體技術,2002,27(11):42-46
[17]單長虹.用VHDL設計有限狀态機的方法[J]. 電子技術應用,2001, (7):11-13
[18]單長虹,孟憲元.基于FPGA的全數字鎖相環路的設計[J]. 電子技術應用,2001,(9):58-60
講授課程
1.本科生:《電工電子技術》、 《模拟電子技術》、《數字電子技術》、《EDA技術及應用》
2.研究生:《現代電路理論》